Xilinx livre ses premiers FPGA 3D

Le 31/05/2012 à 17:48 par Frédéric Rémond

L’américain embarque jusqu’à 16 blocs d’émission-réception 28 Gbit/s sur un seul composant. Xilinx vient de démarrer la livraison du Virtex-7 H580T, son premier FPGA exploitant la technologie d’accolage de puces par TSV (Through-Silicon Vias) baptisée SSI. Ce composant logique programmable embarque ainsi jusqu’à 16 blocs d’émission-réception 28 Gbit/s et 72 blocs 13,1 Gbit/s.

Ces transceivers sont intégrés sur une puce distincte du coeur FPGA, ce qui améliore leur isolation et l’intégrité des signaux en entrée/sortie. Le Virtex-7 H580T permet ainsi de concevoir des systèmes 400 Gbit/s avec un seul composant.

Copy link
Powered by Social Snap