Le japonais propose une conception de référence simplifiant la recherche d’en-têtes dans les applications de communication jusqu’à 100 Gbit/s au moyen de ses mémoires Dram à faible latence et d’un bloc d’IP chargé sur un FPGA.
Renesas Electronics vient de lancer une conception de référence mettant en valeur sa technologie de recherche d’en-têtes de données qui promet de diviser par quinze le nombre de mémoires nécessaires à cette fonction dans les équipements de communication jusqu’à 100Gbit/s tout en réduisant la consommation de ces mémoires de 60% (à partir de 200Gbit/s, des circuits de recherche spécifiques sont plus indiqués). Cette technologie utilise les mémoires à basse consommation et faible latence LLDRAM-III du japonais. La conception de référence comprend une carte équipée de ces mémoires, d’un FPGA Virtex/Kintex de Xilinx faisant tourner l’IP de recherche de Renesas et d’un environnement complet de vérification et d’évaluation de l’application réseau.