Ce FPGA complète vers le haut la famille de FPGA 40 nm Stratix IV d’Altera. Altera vient d’introduire ce qu’il considère comme le FPGA le plus complexe de l’industrie. Ce circuit de la famille Stratix IV en technologie 40 nm qu’il complète vers le haut, intègre en effet 820 000 blocs logiques et 650 000 registres.
Le modèle EP4SE820 inclut également 23,1 Mbits de mémoire à 600 MHz, 960 multiplieurs 18×18 fonctionnant à 550 MHz maximum et 1120 E/S à haut débit.
La société annonce, par ailleurs, que son bloc d’IP RapidIO série version 9.0 a passé avec succès les tests d’interopérabilité niveau 3 (DIL-3) du laboratoire indépendant Riolab. Ces tests garantissent que l’IP d’Altera est interopérable avec tous les composants, systèmes et logiciels qui utilisent la technologie RapidIO. Ce cœur prend en charge les largeurs de bus x1 et x4 à 1,25 Gpbs, 2,5 Gbps et 3,125 Gbps et permet de séparer les couches physique, transport et logique.