NXP et TI ont profité de la conférence ISSCC pour exposer des CAN 10 et 12 bits délivrant 1 GHz et plus tout en modérant leur consommation. San Francisco – NXP Semiconductors a présenté lors d’ISSCC un convertisseur analogique-numérique 10 bits délivrant jusqu’à 2,6 Géch./s. Ce circuit vise la numérisation de larges bandes de fréquences, comme par exemple en réception de signaux TV. Fabriqué en technologie Cmos 65 nm, il embarque pour cela quatre étages de conversion à approximations successives (SAR), entrelacés à 650 MHz. Comparé par exemple à l’ADC12D1600 de National Semiconductor (un modèle 12 bits 3,2 Géch./s) ou à l’AT84AS008 d’E2V Semiconductors (10 bits, 2,2 Géch./s), le modèle de NXP se distingue par une consommation limitée à 480 mW, contre environ 4 W chez la concurrence.
De son côté, Texas Instruments a dévoilé à ISSCC un convertisseur analogique-numérique 12 bits 1 Géch./s à architecture pipeline entrelacée. Offrant une bonne précision de conversion (ici un rapport signal sur bruit de 59 dB et une marge dynamique de 67 dB à 500 MHz), ce type d’architecture ne permet généralement pas d’atteindre ces fréquences de conversion et consomme beaucoup d’énergie. TI a réussi à maintenir la consommation à 575 mW, tandis que l’entrelacement permet de doubler la fréquence de sortie tout en réutilisant en alternance une partie des éléments de conversion.