Exploitant une technologie pMEMS propriétaire, ces générateurs offrent une ou deux sorties d’horloge indépendantes. IDT a dévoilé ses premiers générateurs d’horloge PLL exploitant un résonateur Mems de type piézoélectrique (pMEMS).
Concrètement, les familles IDT5V8001x et IDT5V8002x offrent une ou deux sorties d’horloge indépendantes.
La fréquence maximale est de 200 MHz, tandis que la précision obtenue est de ±50 ppm.
Quant à la gigue à court terme elle est typiquement de ±75 ps.
Ces circuits Cmos requièrent une tension d’alimentation de 1,8 V. Une technique d’étalement de spectre est mise en œuvre afin de limiter les problèmes d’interférences électromagnétiques (IEM). Cette fonction peut être désactivée.
Encapsulés dans des boîtiers QFN à 16 broches (3 x 3 mm), les circuits IDT5V8001x et IDT5V8002x sont actuellement en phase d’échantillonnage auprès de clients sélectionnés.