L’américain annonce une réduction de 30 % à 70 % du temps nécessaire pour compiler le code source sur ses FPGA.
Altera vient de lancer la version 13.1 de son logiciel Quartus II, laquelle promet une réduction de 30 % à 70 % du temps nécessaire pour compiler le code source sur ses FPGA. Ce gain a été obtenu en améliorant les procédures d’optimisation algorithmique et de parallélisation. La recompilation suite à des modifications mineures de code a aussi été accélérée sur les Stratix V. Ont également été peaufinés l’outil Qsys d’intégration de blocs de propriété intellectuelle, l’environnement de programmation OpenCL et diverses fonctions de traitement mathématique de type DSP, notamment pour les transformées de Fourier rapides.