L’américain présente une carte d’interface réseau architecturée autour d’un FPGA Zynq UltraScale+ et déchargeant les processeurs réseaux d’une grande partie de la gestion de flux de données haut débit.
Xilinx échantillonne la carte d’accélération Alveo U25 SmartNIC visant les centres de données et basée sur un FPGA Zynq UltraScale+ XCU25, un contrôleur Ethernet et 10Go de mémoire Dram DDR4-2666. Cette carte à ports PCIe Gen3 et SFP28 assure la gestion des flux Ethernet (virtualisation, trafic, synchronisation), délestant les processeurs des serveurs de données de ces tâches. Le recours à un FPGA offre davantage de souplesse et de pérénnité qu’un circuit spécifique classique.