A peine finalisée, la spécification PCIe 6.0 fait déjà l’objet d’un contrôleur sous forme de bloc d’IP chez Rambus. Ce contrôleur assure 64 Gtransferts/s en modulation PAM4 et comprend en option un moteur de cryptage IDE (integrity and data encryption) protégeant la liaison PCIe contre les attaques physiques. Sont visés dans un premier temps les FPGA et circuits spécifiques pour centres de données et calculateurs IA.
Dans la même rubrique
Le 09/01/2025 à 9:20 par Frédéric Rémond
Murata réduit de 75% la taille de ses inductances miniatures
Murata assure battre - à nouveau - des records de compacité avec ses dernières inductances encapsulées en boîtier 006003 (0,16x0,08mm),…
Le 09/01/2025 à 8:23 par Frédéric Rémond
Processeurs pour smartphones : MediaTek harmonise ses cœurs
Destiné aux smartphones haut de gamme, le dernier processeur Dimensity 8400 de MediaTek inaugure une nouvelle architecture dite All Big…
Le 09/01/2025 à 7:51 par Frédéric Rémond
Littelfuse finalise l’acquisition de l’usine 200 mm d’Elmos à Dortmund
L’Allemand Elmos Semiconductor, spécialisé dans les circuits automobiles, vient de finaliser la vente de son usine de production sur tranches…
Le 08/01/2025 à 9:20 par Frédéric Rémond
Puissance en hausse pour les résistances en boîtier 0603
Les résistances en boîtier 0603 gérant la plus grande puissance de l'industrie : c'est ainsi que Kyocera AVX désigne ses…