Testeur BER pour architectures à horloge réacheminée

Le 12/03/2009 à 0:00 par La rédaction
N4903B d’Agilent Technologies Ce testeur de taux d’erreurs J-BERT pour les bus série haute vitesse (jusqu’à 12,5 Gbit/s) assure la caractérisation et le test de conformité pour les architectures à horloge réacheminée, comme QuickPath Interconnect (QPI), HyperTransport et FB-DIMM 2.Générer des horloges à fréquences moitié Cycle d’utilisation variable Injecter une gigue sur l’horloge réacheminée et sur…
La lecture de cet article est réservée aux abonnés.
Connectez-vous ou abonnez-vous pour y accéder.
Copy link
Powered by Social Snap