Au niveau matériel, la réalisation d’un système sur une puce s’est démocratisée grâce aux FPGA de forte complexité alliés aux blocs IP. Par contre, le développement du logiciel embarqué dans ces SoC, comportant souvent plusieurs cœurs configurables, exige une remise à niveau des outils de compilation, d’assemblage et de débogage. Jusqu’à une époque récente, la…
La lecture de cet article est réservée aux abonnés.
Connectez-vous ou abonnez-vous pour y accéder.