Le japonais développe un capteur d’images BSI à 1,46 million de pixels empilé sur un circuit embarquant autant de convertisseurs A/N 14 bits.
San Francisco – Sony a exposé à ISSCC l’architecture d’un capteur à 1,46 million de pixels à obturateur global (global shutter), et non pas à obturateur déroulant (rolling shutter) comme c’est le cas pour la plupart des imageurs haute définition grand public. Passé maître dans l’art de l’empilage des imageurs et de circuits de traitement du signal, le japonais a ici superposé un capteur BSI (illumination par l’arrière) fabriqué en technologie 90nm et un circuit en 65nm embarquant un réseau de 816×1792 convertisseurs A/N 14 bits ainsi qu’une mémoire Sram servant au double échantillonnage à corrélation (CDS).
Les comparateurs utilisés pour la conversion analogique-numérique fonctionnent sous la tension de seuil usuelle (sub-threshold), ce qui réduit de manière significative la consommation de cette fonction. In fine, l’imageur offre une dynamique allant de 65,7dB (consommation de 654mW) à 70,2dB (746mW) avec une fréquence de capture culminant à 660 images par seconde.