L’américain ajoute des blocs matériels de calcul DSP en virgule flottante conformes IEEE754 à ses derniers circuits logiques programmables.
Altera ajoute à ses FPGA (à savoir les Arria10 en 20 nm déjà disponibles et les Stratix10 en 14 nm à venir) des blocs matériels de calcul DSP en virgule flottante conformes IEEE754, une première dans l’industrie selon l’américain. Ces ajouts visent notamment l’informatique, l’imagerie médicale, les applications scientifiques et les radars. Grace à ces blocs matériels qui, contrairement aux solutions actuelles basées sur une combinaison de multiplieurs en virgule fixe et de cellules logiques programmables, ne sollicitent pas la partie purement FPGA de la puce, il est possible d’atteindre une puissance de calcul de 1,5TFlops sur un Arria10 et 10TFlops sur un Stratix10. Les outils de conception optimisés pour ces blocs DSP en virgule flottante seront disponibles au second semestre 2014.