Cette version de la suite logicielle pour Windows et linux améliore son support pour systemverilog et FpGa.
• support amélioré pour systemverilog et vhdl
• support amélioré pour le flot de synthèse fpga
• permet de mélanger sans problème les différents langages dans la même conception
• offre l’analyse rtl, cdc (clockdomain crossing), et génération automatique de sdc (synopsys design constraints) pour les fpga, asic et soc
• retours immédiats pour la validation automatique des contraintes temporelles
réf. Edit. rens. blue pearl software suite version 6.0 blue pearl software www.bluepearlsoftware.com