Teledyne e2v a trouvé un moyen d’augmenter de manière significative (jusqu’à 10dBFS) la marge dynamique SFDR de ses convertisseurs analogique-numérique EV12AQ600/605, lesquels délivrent jusqu’à 6,4Géch/s sur 12 bits en entrelaçant les échantillons des quatre cœurs de conversion A/N à 1,6Géch/s. Cette méthode repose sur l’algorithme de post-traitement ADX4 conçu par SP Devices, une société du groupe Teledyne. L’IP réduit dynamiquement les fréquences parasites résultant des différences de gain, d’offset et de phase entre les quatre coeurs. Une tâche qu’il devient difficile d’effectuer dans le domaine analogique pour des convertisseurs de plus de 10 bits, surtout à des fréquences dépassant le gigahertz. En pratique, le code ADX4 tourne sur le FPGA de post-traitement associé au convertisseur – il peut même être ajouté sur des montages déjà déployés.
Dans la même rubrique
Le 22/11/2024 à 8:56 par Frédéric Rémond
240 W délivrés par un seul port USB !
C'est, si l'on en croit Pulsiv, un record dans l'industrie : l'Anglais a participé à un montage de charge USB…
Le 22/11/2024 à 7:39 par Frédéric Rémond
Les FPGA remplacés par un convertisseur temps-numérique dans les lidars ?
« De nombreux lidars industriels continuent de se reposer sur un FPGA pour fournir l'interface avec la détection et l'émission…
Le 20/11/2024 à 7:23 par Frédéric Rémond
Toshiba compacte la commande de moteurs BLDC triphasés
Toshiba Electronics ajoute à son catalogue des pilotes de grille pour moteurs à courant continu sans balai (BLDC) triphasés, qui…
Le 18/11/2024 à 10:30 par Frédéric Rémond
Le GaN, concurrent du SiC pour les rails 800V des véhicules électriques ?
L'Anglais Cambridge GaN Devices (CGD) a collaboré avec l'IFP Energies Nouvelles (IFPEN) français pour mettre au point un montage d'onduleur…