Les FPGA d’interface de Lattice passent au 40 nm

Le 01/10/2013 à 6:45 par Frédéric Rémond

L’américain lance la troisième génération de circuits logiques programmables à faible densité MachXO3, conçus pour étendre le nombre d’entrées-sorties d’un système ou servir de pont entre deux interfaces différentes.

 

Lattice Semiconductor lance les MachXO3, une famille de FPGA conçue pour étendre le nombre d’entrées-sorties d’un système ou servir de pont entre deux interfaces différentes telles que MIPI, PCIe ou encore Gigabit Ethernet. Offrant de 640 à 22000 cellules logiques, ces circuits logiques programmables à faible densité bénéficient d’une technologie de production 40 nm moins gourmande en énergie que celle des précédents MachXO2. Ils sont encapsulés dans des boîtiers miniatures dont les dimensions démarrent à 2,5×2,5 mm.

 

 

Copy link
Powered by Social Snap